طراحی وشبیه سازی یک تمام جمع کننده جدید با PDP پایین

  • سال انتشار: 1394
  • محل انتشار: کنفرانس بین المللی پژوهش های کاربردی در فناوری اطلاعات، کامپیوتر ومخابرات
  • کد COI اختصاصی: ITCC01_246
  • زبان مقاله: فارسی
  • تعداد مشاهده: 652
دانلود فایل این مقاله

نویسندگان

حسین محمدی گهرویی

دانشکده مهندسی کامپیوتر – دانشگاه آزاد اسلامی واحد نجف آباد- نجف آباد -ایران

محمدرضا شادی نژاد

دانشکده مهندسی کامپیوتر – دانشگاه اصفهان-واحد اصفهان-اصفهان-ایران

عباس اسدی آقبلاغی

شرکت کوثر سلامت سپاهان- اصفهان-ایران

چکیده

جمع کننده ها به دلیل توانایی در پیاده سازی چهار عمل اصلی (جمع، تفریق، ضرب و تقسیم) یکی ازپراهمیت ترین مدارهای محاسباتی محسوب می شوند و بهبود آنها عاملی بر ارتقای کلی سیستم است.جمع کننده ها در اکثر سیستم های دیجیتال در مسیرهای بحرانی قراردارند. بهبود یک تمام جمع کنندهعاملی برای بهبود سیستم های دیجیتال است. در سال های اخیر تلاش زیادی برای بهبود تمام جمعکننده ها صورت گرفته است. به دلیل مزایای Cmos همچون سرعت بالا و توان پایین این تکنولوژی، در چند دهه اخیر بسیار مورد توجه بوده است. اما با کاهش اندازه ترانزیستورها اینتکنولوژی با ضعف هایی همچون نشتی جریان همراه شد. از این رو محققان به تکنولوژی هایی همچوننانولوله های کربنی روآوردند.اکثر مدارهای ارائه شده با این تکنولوژی با استفاده از روش های جمع اکثریت و ترانزیستورهایعبور ارائه شده اند. روش جمع اکثریت باکمک تعداد زیادی خازن پیاده سازی می شود و اینموضوع باعث ضعف در عملکرد کلی مدار میگردد. از سوی دیگر روش ترانزیستورهای عبور، باافت ولتاژ خروجی همراه هستند. با توجه به نکات مذکور، در این مقاله تلاش شده است با استفادهروش پویا، از خازن های استفاده شده در مدار کاسته شود تا عملکرد کلی مدار بهبود یابد و دارای گردد.

کلیدواژه ها

؛CNTEET، تمام جمع کننده، توان مصرفی، PDP، تأخیر

مقالات مرتبط جدید

اطلاعات بیشتر در مورد COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.