LPPM: Low Power Partitioned Multiplier

  • سال انتشار: 1384
  • محل انتشار: سیزدهمین کنفرانس مهندسی برق ایران
  • کد COI اختصاصی: ICEE13_019
  • زبان مقاله: انگلیسی
  • تعداد مشاهده: 1784
دانلود فایل این مقاله

نویسندگان

Nickray

Dept. Electronics and Computer Engineering, University of Tehran

Dehyadgari

Dept. Electronics and Computer Engineering, University of Tehran

Sobhani

Dept. Electronics and Computer Engineering, University of Tehran

Afzali-Kusha

Dept. Electronics and Computer Engineering, University of Tehran

چکیده

In this paper, a new architecture for low-power multipliers is proposed. The reduction of the power consumption is achieved through reducing the circuit activity at the architecture level. In the proposed technique, depending on the Hamming distance of the current and previous input operands, either original or two's complement form of the operands are used. The multiplier circuit is divided into partitions of smaller multipliers and the approach is applied to lower partitions (bits) of the operand. To assess the efficiency, the technique is applied to JPEG decoder multiplier for some standard pictures. The results show more than 18% switching activity reduction compared to conventional array multiplier.

کلیدواژه ها

Low power multiplier, Architecture level power reduction, Switching activity reduction, JPEG decoder.

مقالات مرتبط جدید

اطلاعات بیشتر در مورد COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.