شبیه سازی تمام جمع کننده 8 ترانزیستوری با تکنولوژی های CNTFET & CMOS

  • سال انتشار: 1396
  • محل انتشار: دومین کنفرانس بین المللی مهندسی برق
  • کد COI اختصاصی: ICELE02_075
  • زبان مقاله: فارسی
  • تعداد مشاهده: 556
دانلود فایل این مقاله

نویسندگان

ایوب صادقی

دانشجوی مهندسی برق الکترونیک دانشگاه آزاد مرودشت

محمود رفیعی

دانشجوی مهندسی برق الکترونیک دانشگاه آزاد مرودشت

محمد توفیق رفیعی

دانشجوی مهندسی برق قدرت دانشگاه شهید باهنر شیراز

چکیده

در این مقاله ما یک سلول تمام جمع کننده 1 بیتی [1] با 8 ترانزیستور را با تکنولوژی های مختلف شبیه سازی کرده ایم تا به بهترین توان مصرفی و تاخیر زمانی دست یابیم.در این شبیه سازی ها، هم از تکنولوژی های مورد استفاده برای تراتزیستور های CMOS استفاده شده ، و هم شبیه سازی با نسل جدید ترانزیستور های کربن نانو تیوپ انجام شده است .[2]تکنولوژی های استفاده شده 90نانومتر[3,4]،180 نانومتر و 32نانومتر میباشد.با توجه به شبیه سازی ها و نتایج بدست آمده بهترین توان و تاخیر که تقریبا برابر با هم می باشند مربوط به تکنولوژی 90 نانومتر و 32 CNTFET نانومتر می باشد که به ترتیب مقدار 1121,4 میلی وات و 2194,9 میلی وات را دارا می باشند.تمامی شبیه سازی ها با استفاده از نرم افزار TSMC HSPICE انجام شده است.

کلیدواژه ها

تمام جمع کننده، CMOS ، CNTFET، توان ، تاخیر ، بردار کرالیتی، PDP

مقالات مرتبط جدید

اطلاعات بیشتر در مورد COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.