پیاده سازی مدارات منطقی توان پایین با بیان بروزترین تکنیک( GDI )و روش های رفع معایب آن

  • سال انتشار: 1393
  • محل انتشار: دومین همایش ملی پژوهش های کاربردی در برق، مکانیک و مکاترونیک
  • کد COI اختصاصی: ELEMECHCONF02_230
  • زبان مقاله: فارسی
  • تعداد مشاهده: 1496
دانلود فایل این مقاله

نویسندگان

محمد ساعدی

دانشجوی کارشناسی ارشد الکترونیک دانشگاه آزاد یزد

طناز گراوندی

دانشجوی کارشناسی ارشد الکترونیک دانشگاه آزاد یزد

محمدامین مصلی نژاد

دانشجوی کارشناسی ارشد الکترونیک دانشگاه آزاد سپیدان

چکیده

امروزه در طراحی مدارات دیجیتال پارامترهایی مورد توجه طراحان VLSI است که عبارتند از: توان مصرفی پایین تر، فضای پیاده سازی کمتر و نیز کمتر شدن پیچیدگی طراحی. تکنیک های مختلفی طراحی و پیاده سازی شده است که در این مقاله به معرفی ومقایسه این مدل ها می پردازیم. تکنیک های ترانزیستور عبور( PT )، گیت انتقال( TG)، ورودی پخش شده گیت( GDI ،) GDIاصلاح شده( m-GDI ) و سوئینگ کامل در این مقاله بیان می گردند. تکنیک GDI جدیدترین تکنیک برای طراحی مدارات توان پایین است. این تکنیک در مقایسه با دیگر روش ها، توان مصرفی پایین تر دارد و تاخیر انتشار را کاهش می دهد. تکنیک GDI دارای معایبی مانند تخریب سوئینگ، پیچیدگی ساخت و اتصال بدنه است، که این محدودیت ها بوسیله تکنیکهای GDI اصلاح شده وسویینگ کامل مرتفع میگردد. در این مقاله برای نمونه گیت منطقی AND پیاده سازی شده و تکنیکهای مختلف از نظر تلفات توان،تاخیر و فضا با یکدیگر مقایسه میشوند.

کلیدواژه ها

ترانزیستور عبور، تکنیک منطقی ورودی پخش شده گیت سوئینگ کامل، ورودی پخش شده گیت، ورودیپخش شده گیت اصلاح شده، گیت انتقال

مقالات مرتبط جدید

اطلاعات بیشتر در مورد COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.