ارائه ساختاری نو برای طراحی و پیاده سازی رله اضافه جریان بوسیله FPGA

  • سال انتشار: 1383
  • محل انتشار: نوزدهمین کنفرانس بین المللی برق
  • کد COI اختصاصی: PSC19_025
  • زبان مقاله: فارسی
  • تعداد مشاهده: 1636
دانلود فایل این مقاله

نویسندگان

حسین ایمان عینی

گروه مهندسی برق و کامپیوتر، دانشکده فنی، دانشگاه تهران

مجید صنایع پسند

گروه مهندسی برق و کامپیوتر، دانشکده فنی، دانشگاه تهران

چکیده

با توسعه روزافزون فن آوری میکروالکترونیک در طی سالیان اخیر، فن آوری مدارات مجتمع 1 FPGA رشد چشمگیری پیدا کرده است . توانائیها و ویژگیهای این فن آوری سبب کاربرد وسیع FPGA در صنایع امروزی گردیده است . از اینرو در این مقاله ساختار جدیدی برای طراحی و FPGA پیاده سازی یک رله اضافه جریان بوسیله سخت افزار ارائه شده است . قابلیت مدار پیشنهادی، تخمین دامنه و فاز سیگنال الکتریکی با سرعت بالا و تخمین صحیح در شرایط نویزی و هارمونیکی می باشد . در این طرح با انجام محاسبات ریاضی بوسیله FPGA ، از بار نرم افزاری واحد پردازشگر کاسته شده و می توان بوسیله یک میکروکنترلر ساده نسبت به انجام سایر وظایف جانبی یک رله حفاظتی اقدام نمود . همچنین از دیگر ویژگیهای طرح پیشنهادی کاهش ابعاد رله حفاظتی و افزایش قابلیت اطمینان آن می باشد . نتایج شبیه سازی نیز دلالت بر دقت و اطمینان پذیری طرح معرفی شده دارد

کلیدواژه ها

رله اضافه جریان، حفاظت دیجیتال، مدارات مجتمع FPGA

اطلاعات بیشتر در مورد COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.