CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

مروری بر الگوریتم ها و معماری مسیریاب ها در سیستم های شبکه بر تراشه

عنوان مقاله: مروری بر الگوریتم ها و معماری مسیریاب ها در سیستم های شبکه بر تراشه
شناسه ملی مقاله: DCBDP05_045
منتشر شده در پنجمین کنفرانس ملی محاسبات توزیعی و پردازش داده های بزرگ در سال 1398
مشخصات نویسندگان مقاله:

الناز شفیق فرد - دانشجوی دکتری معماری سیستمهای کامپیوتری، دانشگاه شهید مدنی آذربایجان، تبریز، ایران
علی نادری ساعتلو - دکتری مهندسی برق و الکترونیک ، استادیار گروه مهندسی برق، واحد ارومیه، دانشگاه آزاد اسلامی، ارومیه، ایران

خلاصه مقاله:
پیشرفت های چشمگیر در زمینه طراحی مدارات مجتمع باعث شد که چندین هسته سخت افزاری و واحدهای عملیاتی در یک تراشه تحت نام سیستم بر تراشه قرار گیرند اما با توجه به محدودیت مساحت ، محدودیت های گذرگاهی و از طرفی پردازش های انبوه موازی منجر به پیدایش و ظهور شبکه بر تراشه شد به طوری که معمولا بهینه کردن طراحی و حداقل کردن توان مصرفی و زمان اجرا نیز در این تکنولوژی بسیار حائز اهمیت میباشد که یکی از پارامترهای مورد بحث در زمینه بهبود سرعت و کم کردن توان مصرفی ، معماری مسیریاب ها و نحوه استفاده از بافرها و سوئیچ ها و انواع الگوریتم های مسیریابی در آنان میباشد که در این مقاله به بررسی انواع الگوریتم های مسیریابی و انواع معماری مسیریاب ها همراه با مزایا و نوع تکنولوژی بکار رفته در آنان و مقایسه با یکدیگر خواهیم پرداخت .

کلمات کلیدی:
شبکه بر تراشه، معماری ،مسیریاب، سوئیچ

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/961910/