طراحی یک معماری کمینه و سریع برای الگوریتم رمزنگاری SHA-2
عنوان مقاله: طراحی یک معماری کمینه و سریع برای الگوریتم رمزنگاری SHA-2
شناسه ملی مقاله: ISCIT01_017
منتشر شده در اولین کنفرانس دانشجویی فناوری اطلاعات ایران در سال 1389
شناسه ملی مقاله: ISCIT01_017
منتشر شده در اولین کنفرانس دانشجویی فناوری اطلاعات ایران در سال 1389
مشخصات نویسندگان مقاله:
سیدعبدالرضا افتخاری - کارشناسی ارشد دانشگاه آزاد اسلامی واحد اراک
مهران محرمیان - دکترا دانشگاه صنعتی شریف
حسن طاهری - دکترا دانشگاه امیرکبیر
خلاصه مقاله:
سیدعبدالرضا افتخاری - کارشناسی ارشد دانشگاه آزاد اسلامی واحد اراک
مهران محرمیان - دکترا دانشگاه صنعتی شریف
حسن طاهری - دکترا دانشگاه امیرکبیر
تابع های درهم ساز در ریشه بیشتر روشهای رمزنگاری محبوب مورد استفاده حاضر، از قبیل استاندارد امضای دیجیتال ، پروتکلهای امنیت انتقال و پروتکلهای امنیت IP، ... بهکار رفته اند این امر مشخص شده است که تولیدات جاری الگوریتم های درهم ساز رمزنگاری برای برخورد با نیازهای آینده کافی نیستند بیشتر زمان اجرا و فضای طراحی SHA-2 تحت تاثیر قسمتهای زمانبندی و چکیده پیام قرار دارد ما روشی را برای بهتر عملکرد این دو قسمت پیشنهاد داده ایم تا به عملکردی سریع و فضایی کمتر نسبت به پیاده سازیهای اخیر برسیم
کلمات کلیدی: احراز هویت، تابع درهم ساز، پایپ لاینینگ، رمزنگاری unrolling
صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/88089/