CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و بهینه سازی مالتی پلکسر 8:1 توسط مدارات برگشت پذیر

عنوان مقاله: طراحی و بهینه سازی مالتی پلکسر 8:1 توسط مدارات برگشت پذیر
شناسه ملی مقاله: SCECE04_033
منتشر شده در چهارمین کنفرانس ملی محاسبات نرم در مهندسی برق و کامپیوتر در سال 1397
مشخصات نویسندگان مقاله:

زهرا کیانی پور - دانشجو،دانشگاه آزاد اسلامی واحد بجنورد
خسرو رجب پورمقدم - استادیار، دانشگاه آزاد اسلامی، واحد بجنورد

خلاصه مقاله:
منطق برگشت پذیر نقش مهمی در طراحی مدارهای دیجیتالی ایفا می کند، به طوریکه در سیستم های مبتنی بر نانوتکنولوژی، پردازش کوانتومی، و طراحی مدارهای cmos با توان مصرفی کم، کاربرد گسترده ای از خود نشان داده است. توان تلفاتی به خصوص در مدارهای دیجیتالی بعلت استفاده از میلیون ها گیت در تراشه بسیار مهم می باشد. امروزه آرایه های دروازه قابل برنامه ریزی (FPGA) بسیار رایج شده است و یکی از روش های متداول در طراحی آنها استفاده از مالتی پلکسر می باشد. لذا بهبود عملکرد مالتی پلکسرها نقش کلیدی در بهبیود عملکرد FPGA ها بازی می کنند. در این مقاله یک مالتی پلکسر 8:1 جدید با استفاده از گیت های برگشت پذیر ارایه گردیده است. مدار پیشنهادی از نظر تعداد گیت های برگشت پذیر و پیچیدگی مدار بهبود یافته است.

کلمات کلیدی:
توان تلفاتی، خروجی زاید، هزینه کوانتومی، منطق برگشت پذیر، ورودی ثابت

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/830700/