طراحی بهینه به روش مدلسازی الگوریتم های پردازش سیگنالهای دیجیتال برای تسریع پیاده سازی در تراشه های FPGA
عنوان مقاله: طراحی بهینه به روش مدلسازی الگوریتم های پردازش سیگنالهای دیجیتال برای تسریع پیاده سازی در تراشه های FPGA
شناسه ملی مقاله: CSICC15_250
منتشر شده در پانزدهمین کنفرانس کامپیوتر سالانه انجمن کامپیوتر ایران در سال 1388
شناسه ملی مقاله: CSICC15_250
منتشر شده در پانزدهمین کنفرانس کامپیوتر سالانه انجمن کامپیوتر ایران در سال 1388
مشخصات نویسندگان مقاله:
پیمان صبوری - دانشکده برق دانشگاه صنعتی شریف پردیس بین الملل
سیدمحمد مرتضوی - دانشکده برق دانشگاه صنعتی شریف پردیس بین الملل
سیدمحمدعلی قرشی - دانشکده برق دانشگاه صنعتی شریف پردیس بین الملل
خلاصه مقاله:
پیمان صبوری - دانشکده برق دانشگاه صنعتی شریف پردیس بین الملل
سیدمحمد مرتضوی - دانشکده برق دانشگاه صنعتی شریف پردیس بین الملل
سیدمحمدعلی قرشی - دانشکده برق دانشگاه صنعتی شریف پردیس بین الملل
امروزه پردازش سیگنال های دیجیتال از پر کاربردترین وسودمندترین فناوری ها میباشد که در صنعت با حجم وسیعی مورد استفاده قرار می گیرد. امکان تست و شبیه سازی در این فرآیند بسیار کلیدی میباشد و از آنجا که سرعت، دقت و کارایی برای ما اهمیت دارد، ارائه روشی که شبیه سازی را با وضوح و سرعت بیشتری به ما ارائه دهد، میتواند بسیار مفید بوده و هزینه ها را کاهش دهد. روش طراحی مدلسازی زمان طراحی و پیاده سازی را به صورت چشمگیری کاهش بخشیده و حجم تولید را بالا میبرد. این مقاله به بررسی چگونگی پیاده سازی الگوریتم های DSP با استفاده از طراحی مدلسازی بروی سیستم های قابل پیکربندی (FPGA) پرداخته و مزایا و تفاوتهای آنرا با روشهای مرسوم مقایسه کرده است سپس یک فیلتر FIR ساده را روی SPARTAN3-A پیاده نموده که نتایج آن حاکی از مقدار کم حافظه اشغال شده و کارایی بالای آن است که در پایان ذکر شده است
کلمات کلیدی: سیستم های قابل پیکربندی، پردازش سیگنال های دیجیتال، روش مدلسازی ، Xillinx FPGA، SPARTAN3-A
صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/79182/