طراحی و شبیه سازی تقویت کننده عملیاتی دوطبقه با انواع تکنیک های جبران سازی فرکانسی جهت بهبود در پهنای باند و زمان نشست

سال انتشار: 1396
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 979

فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

NEEC04_019

تاریخ نمایه سازی: 11 شهریور 1397

چکیده مقاله:

در این مقاله، تقویت کننده عملیاتی دوطبقه در فناوری 250nm BSIM3V3 CMOS شبیه سازی شده است. این تقویت کننده با انواع تکنیک های خازن میلر و مقاومت بیاثر، هایبرید کسکود، بافر ولتاژ و بافر جریان جبران سازی فرکانسی شده و با استفاده از نرم افزار HSpice شبیه سازی شده است. این مدار در ولتاژ 1.5V عملیاتی شده است. در جبران سازی خازن میلر و مقاومت بیاثر، پهنای باند و حاشیه فاز به ترتیب 152MHz و 88º است. در جبران سازی هایبرید کسکود، پهنای باند و حاشیه فاز به ترتیب 104MHz و 85º است. در جبران سازی بافر ولتاژ، این مقادیر 250MHz و 89º است و در جبران سازی بافر جریان، 272MHz و 71º بدست آمده است. مقدار مصرف توان تقریبا در تمامی روش ها حدود 4.6mW گزارش شد. در پایان مقاله با استفاده از پارامتر ضریب شایستگی، روش های جبران سازی فرکانسی با هم مقایسه شده اند.

نویسندگان

سارا محمدیان

گروه مهندسی برق، دانشکده مهندسی برق، واحد نجف آباد، دانشگاه آزاد اسلامی، نجف آباد، ایران

سید محمدعلی زنجانی

گروه مهندسی برق، دانشکده مهندسی برق، واحد نجف آباد، دانشگاه آزاد اسلامی، نجف آباد، ایران

مهدی دولتشاهی

گروه مهندسی برق، دانشکده مهندسی برق، واحد نجف آباد، دانشگاه آزاد اسلامی، نجف آباد، ایران