طراحی، شبیه سازی و ارزیابی یک سلول تمام جمع کننده سه ارزشی برمبنای ترانزیستورهای نانولوله کربنی نسخه سه: بهبود مصرف توان

سال انتشار: 1396
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 428

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ECITCONF01_067

تاریخ نمایه سازی: 29 مهر 1396

چکیده مقاله:

مزایای قابل ملاحظه منطق چند ارزشی مانند افزایش محتوای اطلاعات، امکان تعریف تعداد توابع بیشتر در سیستم، انتقال و ذخیره فشرده اطلاعات، کاهشپیچیدگی میان ارتباط ها، کاهش مساحت تراشه، کاهش تعداد پین های مدار، افزایش سرعت محاسبات و کاهش توان مصرفی مدار از یک سو و فراهم شدنامکان استفاده از منطق چند ارزشی با بکارگیری ترانزیستورهای نانولوله کربنی از سوی دیگر، باعث شده تا در سال های اخیر طراحان حوزه ی معماری سیستم های کامپیوتری تمایل زیادی به طراحی مدارهای چند ارزشی پیدا کنند. لذا با تاکید بر اهمیت بحث کاهش توان در سیستم های خاص منظوره و سامانه های نهفته، هدف اصلی این مقاله ارایه یک تمام جمع کننده سه ارزشی مبتنی بر ترانزیستورهای نانولوله کربنی برای کاربردهای کم مصرف می باشد و ضمنا در کنار آن مروری بر منطق چند ارزشی و مزایای آن خواهیم داشت.

کلیدواژه ها:

نانوتکنولوژی (Nanotechnology) ، ترانزیستور نانولوله کربنی (CNTFET) ، منطق چند ارزشی (MVL) ، جمع کننده (Full Adder) ، منطق سه ارزشی (Ternary)

نویسندگان

مهراد آفرین

کارشناسی ارشد مهندسی کامپیوتر معماری سیستم های کامپیوتری، دانشگاه آزاد اسلامی واحد شهرری