بررسی تاثیر جند شیوه مختلف توصیف سخت افزار بر عملکرد مدارات تمام جمع کننده

  • سال انتشار: 1395
  • محل انتشار: اولین کنفرانس ملی آینده مهندسی و تکنولوژی
  • کد COI اختصاصی: FETCONF01_141
  • زبان مقاله: فارسی
  • تعداد مشاهده: 625
دانلود فایل این مقاله

نویسندگان

پروین محمودی

دانشجوی کارشناسی ارشد دانشگاه آزاد اسلامی واحد بافت

پیمان کشاورزیان

هیات علمی دانشگاه آزاد اسلامی واحد کرمان

چکیده

این تحقیق نوع توصیف سخت افزار در زبان VHDL (یک زبان یسیار قوی وقدرتمند در زمینه تعریف کد به صورت موازی می باشد ) و تاثیر آن برعملکرد تمام جمع کننده را به چند شیوه مختلف کدنویسی مورد ارزیابی قرار داده و نتایج حاصله در زمینه میزان تاخیر مدار، توان مصرفی و فضای اشغال شده روی سطح چیپ به شرح ذیل میباشد. طیق گزارشات حاصل از پیادهسازی مدارات مذکور در نرمافزار ISE کدهایی که به صورت موازی تعریف و اجرا میشوند نقش بسزایی در افزایش سرعت )کاهش تاخیر( مدار، توان مصرفی و همچنین سطح استفاده شده دارند، چند شیوه کدنویسی که مورد بررسی را من جمله تعریف کدها با استفاده از Process, CASE چون به صورت متوالی انجام میشود سبب تاخیر بیشتر درمدار میباشد، تعریف Component تاخیر را کمی کاهش میدهد اما تعریف کدها به صورت مستقیم در داخل Architecture و استفاده از دستورات موازی نظیر With select, , For… Generate دارای کمترین تاخیر میباشد.

کلیدواژه ها

تمام جمع کننده،آرایه ای از گیت های قابل برنامه ریزی، تاخیر، توان مصرفی، سطح چیپ، زبان توصیف سخت افزار VHDL

مقالات مرتبط جدید

اطلاعات بیشتر در مورد COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.