پیاده سازی توابع ریاضی max و min با استفاده از ترانزیستور های CMOS
سال انتشار: 1396
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 825
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
MAEMT02_080
تاریخ نمایه سازی: 11 مرداد 1396
چکیده مقاله:
توابع max و min به طور گسترده ای در سیستم های محاسباتی مانند : کنترل فازی و شبکه های عصبی ، همچنین در کاربردهایی که بیشترین/کمترین مقدار مورد نیاز است استفاده می شوند. مدارات max و min چند ورودی به ترتیب (LTA)loser-take-all و (WTA)winner-take-all نامیده شده و مطابق قانون دمرگان قابل تبدیل به یک دیگر می باشند. در این مقاله سه مدار مختلف با یکدیگر مقایسه و مزایا و معایب هر یک مورد بررسی قرار گرفته است.
نویسندگان
جعفر عبدالعلی پور
باشگاه پژوهشگران جوان و نخبگان ، واحد ارومیه ، دانشگاه آزاد اسلامی، ارومیه ، ایران
علی نادری ساعتلو
گروه مهندسی برق، واحد ارومیه، دانشگاه آزاد اسلامی ، ارومیه ، ایران
سعید فرخی زاده
باشگاه پژوهشگران جوان و نخبگان ، واحد ارومیه ، دانشگاه آزاد اسلامی، ارومیه ، ایران
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :