طراحی وشبیه سازی پردازنده پایه با دستورات محدود با رویکردبهینه سازی سرعت و پیچیدگی
سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 336
فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
DCBDP01_030
تاریخ نمایه سازی: 19 خرداد 1396
چکیده مقاله:
نظر به اهمیت سرعت، دقت، توان مصرفی، در عین سادگی طراحی و سطح مصرفی کم تراشه در طراحی مدرن در ای ن مقاله سه بلوک پایه جهت بهینه سازی دستورات پردازنده پایه توسط سیگنال های کنترلی پیشنهاد شده و طراحی کامل آنها ارایه شده است تا به مشخصه های بهتری از بابت سرعت عمل، توان مصرفی و مساحت و پیچیدگی در بلوک ها دستیابیم. به نحو ی که از نتایج شبیه سازی ها مشخص شد در بهترین حالت می توان دقت عملکرد بلوک ها را تا 50 نانو ثانیه و سطح مصرفی و سادگی را تا حدود 12% بهبود داد. تیوری ارایه شده با استفاده از روابط ریاضی و نیز شبیه سازی در محیط نرم افزار Proteus بررسی و صحت عملکرد آن ها تایید شد. برای اعمال سیگنال های کنترلی جهت تست عملی از میکروکنترلرPIC استفاده شده است.
کلیدواژه ها:
نویسندگان
هومن رجبی
دانشجوی کارشناسی کامپیوتر، دانشگاه شهید مدنی آذربایجان ، تبریز، ایران
خلیل منفردی
استادیار، گروه مهندسی برق، دانشکده فنی و مهندسی، دانشگاه شهید مدنی آذربایجان ، تبریز، ایران
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :