CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

راهکارهای کاهش مصرف توان در تراشه های قابل پیکربندی

عنوان مقاله: راهکارهای کاهش مصرف توان در تراشه های قابل پیکربندی
شناسه ملی مقاله: ICTMNGT02_213
منتشر شده در دومین کنفرانس بین المللی مدیریت و فناوری اطلاعات و ارتباطات در سال 1395
مشخصات نویسندگان مقاله:

محسن تیرگری - دانشجوی کارشناسی ارشد، گروه مهندسی کامپیوتر، دانشکده فنی و مهندسی، دانشگاه شهید باهنر کرمان
فهیمه یزدان پناه - استادیار، گروه مهندسی کامپیوتر، دانشکده فنی و مهندسی، دانشگاه شهید باهنر کرمان
مهدیه یزدی زاده - دانشجوی کارشناسی ارشد، مهندسی کامپیوتر ، موسسه آموزش عالی غیرانتفاعی بعثت،کرمان
جابر پور نظری - دانشجوی کارشناسی ارشد، گروه مهندسی کامپیوتر، دانشکده فنی و مهندسی، دانشگاه شهید باهنر کرمان

خلاصه مقاله:
تراشه های قابل پیکربندی به دلیل انعطاف پذیری، قابلیت برنامه ریزی و مدت زمان کم چرخه تولید خروجی برای پیاده سازی سیستم های دیجیتال بسیار مطلوب هستند. در حالی که بیش از 20 سال که از زمان معرفی تراشه های قابل پیکربندی میگذرد، تحقیق و توسعه منجر به پیشرفت های شگرف در سرعت و کارآیی تراشه های قابل پیکربندی، کاستن شکاف بین تراشه های قابل پیکربندی و مدارهای مجتمع خاص و انتخاب تراشه های قابل پیکربندی به عنوان پلت فرمی برای اجرای مدارها دیجیتال شده است. متأسفانه، مزایای استفاده از تراشه های قابل پیکربندی در بسیاری از موارد به علت مصرف توان بالا و مساحت زیاد نادیده گرفته میشود. هدف کاهش مصرف توان، بدون تغییر زیاد در عملکرد و یا تحمیل مساحت بزرگ تراشه است بطوری که بتوان مناطق برنامه های کاربردی تراشه های قابل پیکربندی را به شکل مؤثر گسترش داد. کاهش توان مصرفی تراشه های قابل پیکربندی کلید کاهش هزینه های بسته بندی و سیستم خنک کننده، بهبود قابلیت اطمینان دستگاه، و موجب باز شدن درهایی به بازارهای جدید مانند تلفن همراه است. این مقاله راهکارهایی برای کاهش اتلاف توان ایستا و پویا درتراشه های قابل پیکربندی را ارائه داده است.

کلمات کلیدی:
تراشه های قابل پیکربندی، مصرف توان ایستا، مصرف توان پویا

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/528609/