طراحی و پیاده سازی واحد FPU بر روی FPGA

سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 652

فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICESCON02_151

تاریخ نمایه سازی: 16 شهریور 1395

چکیده مقاله:

لاتین FPGA ها کاربردهای بسیاری در صنعت دارند.این تراشه ها به دلیل سرعت و انعطاف بالا در طراحیها مورد توجه ویژه قرار گرفته و در سیستمهایی که نیاز به سرعت و دقت بالایی میباشد از این تکنولوژی استفاده میگردد. امروزه محاسبات مربوط به اعداد اعشاری بخش جدایی ناپذیر در طراحی سیستمهای پیچیده میباشد. سیستم این ارقام با سیستم ارقام حسابی تفاوت زیادی دارد به همین دلیل استفاده از آنها در طراحیهای دیجیتال به سختی صورت میگیرد. مقالهی پیش رو روشی برای طراحی و پیاده سازی این واحد پرکاربرد و حیاتی ارائه میدهد. طراحی با زبان توصیف سخت افزاری VHDL انجام شده و بر روی تراشه ی XC3S400 محصول شرکت Xilinx پیاده سازی شده است. نتایج عملی ارائه شده، عملکرد مطلوب این واحد طراحی شده را نشان داده است.

نویسندگان

امین آقاخانی

دانشآموخته مهندسی کامپیوتر، دانشگاه صنعتی همدان

محمدحسین دوست محمدی

عضو هیات علمی گروه مهندسی برق، دانشگاه صنعتی همدان

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • W. Kahan, IEEE Standard 754 for Binary Floating-Point Arithmetic, Lecture ...
  • L. Douglas, L. Perry, VHDL Programming by Example, 4" dition, ...
  • P.R Addanki, V.N.T. Alapati, M.P. Avana, An FPGA Based High ...
  • G. Ushasree, R. Dhanabal, S.K. Sahoo, Imp lementation of a ...
  • نمایش کامل مراجع