طراحی یک سلول تمام جمع کننده جدید و کارآمد با توان مصرفی بسیار پایین توسط منطق CMOS ترکیبی

  • سال انتشار: 1394
  • محل انتشار: هفتمین کنفرانس ملی مهندسی برق و الکترونیک ایران
  • کد COI اختصاصی: ICEEE07_224
  • زبان مقاله: فارسی
  • تعداد مشاهده: 586
دانلود فایل این مقاله

نویسندگان

میلاد جلالیان عباسی مراد

دانشگاه بین المللی امام رضا (ع) مشهد، ایران

سید رضا طالبیان

دانشگاه بین المللی امام رضا (ع) مشهد، ایران

ابراهیم پاک نیت

دانشگاه بین المللی امام رضا (ع) مشهد، ایران

چکیده

در این مقاله، یک سلول تمام جمع کننده تک بیتی با ساختاری جدید توسط منطق CMOS ترکیبی طراحی و ارائه شده است. در این ساختار، تعداد ترانزیستورهای تشکیل دهنده سلول و مقدار توان مصرفی بسیار پایین بوده و همچنین مقدار پارامتر حاصلضرب توان در تأخیر (PDP) نسبت به دیگر سلول های تمام جمع کننده رایج، بهبود یافته است. وجود تنها یک گیت وارونگر در این ساختار، باعث کاهش مؤلفه اتصال کوتاه توان مصرفی شده است. نتایج شبیه سازی نشان می دهند که در این ساختار نسبت به ساختارهای رایج، مقدار پارامتر PDP از 5 تا 46 درصد و مقدار توان مصرفی از 10 تا 46 درصد بهبود داشته است. شبیه سازی ها توسط نرم افزار HSpice در تکنولوژی 90 نانومتر و با منبع تغذیه 1.2 ولت انجام شده است.

کلیدواژه ها

تمام جمع کننده، تأخیر انتشار، توان پایین، منطق CMOS ترکیبی

اطلاعات بیشتر در مورد COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.