طراحی یک مدار تمام جمع کننده با مصرف توان پایین برای تکنولوژی ولتاژ زیرآستانه
- سال انتشار: 1394
- محل انتشار: هفتمین کنفرانس ملی مهندسی برق و الکترونیک ایران
- کد COI اختصاصی: ICEEE07_165
- زبان مقاله: فارسی
- تعداد مشاهده: 579
نویسندگان
گروه مهندسی برق دانشگاه بین المللی امام رضا (ع) مشهد مقدس، ایران
گروه مهندسی برق دانشگاه بین المللی امام رضا (ع) مشهد مقدس، ایران
گروه مهندسی برق دانشگاه بین المللی امام رضا (ع) مشهد مقدس، ایران
چکیده
در این مقاله یک ساختار جدید تمام جمع کننده ی تک بیتی با مصرف توان پایین برای تکنولوژی ولتاژ زیرآستانه ارائه شده است. مدارهای موجود برای بلوک های تمام جمع کننده بررسی و همچنین تمام جمع کننده ی پیشنهادی با تمام جمع کننده های رایج از نظر تأخیر انتشار، مصرف توان، PDP و DP2P در تکنولوژی ولتاژ زیر آستانه مقایسه شده است. نتایج شبیه سازی نرم افزار HSPICE نشان می دهد که تمام جمع کننده ی پیشنهادی با 17 ترانزیستور، نسبت به تمام جمع کننده ی SRCPL ، که ساختار برتر تمام جمع کننده های رایج می باشد، در مقدار 6.68% PDP در مقدار P2DP17.128 و حدود 12 % در مصرف توان، بهبود یافته است. مقایسه ساختارهای تمام جمع کننده در منبع ولتاژ mV260 انجام شده است.کلیدواژه ها
تمام جمع کننده ی تک بیتی، تکنولوژی ولتاژ زیر آستانه، توان مصرفی، تأخیر انتشار، مصرف توان نشتیاطلاعات بیشتر در مورد COI
COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.
کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.