CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

پیاده سازی بیم فورمر MVDR به صورت ممیز شناور برروی FPGA

عنوان مقاله: پیاده سازی بیم فورمر MVDR به صورت ممیز شناور برروی FPGA
شناسه ملی مقاله: MAARS01_329
منتشر شده در همایش یافته های نوین در هوافضا و علوم وابسته در سال 1394
مشخصات نویسندگان مقاله:

طیبه عسگری گشت رودخانی - دانشجوی کارشناسی ارشد الکترونیک -دیجیتال
سیاوش امین نژاد - استادیار دانشگاه گیلان

خلاصه مقاله:
در بیم فورمرها وفقی سیگنال های غیرعمدی ( نویز) و عمدی( جر) مانع از تشخیص سریع سیگنال اصلی ضعیف می گردند. از این رو در آن وزن ها به آهستگی تبدیل می کنند تا ضمن تشخیص جهت سیگنال تخریبی مانند جمر به حذف این سیگنال با تغییر الگوی آرایه ها صفر در جهت سیگنال تخریبی قرار گیرد و سیگنال اصلی را تقویت نماید. یکی از این الگوریتم های بیم فومر MVDR1 است که علاوه بر حفظ سیگنال مورد نظر در زاویه الکتریکی سیگنال های نویز و تداخلی (مانند جمر) را در جهات دیگر به حداقل می رساند. هدف از این مقاله پیاده سازی این الگوریتم بر روی FPGAگزارش میزان منابع مصرفی آن است. برای این منظور از DSP Builderبرای طراحی آن در محیط متلب استفاده گردیده و خطای نتایج بین کد متلب DSP Builder را محاسبه شده است. در پیاده سازی از قطعه StratixIV شرکت Alteraاستفاده شده است.

کلمات کلیدی:
بیم فورمر،جمر،فیلترهای وفقی، FPGA

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/441477/