طراحی یک سلول تمام جمع کننده بر اساس مبدل CMOS
عنوان مقاله: طراحی یک سلول تمام جمع کننده بر اساس مبدل CMOS
شناسه ملی مقاله: PFCONF01_157
منتشر شده در اولین همایش ملی علوم و فناوری های نوین ایران در سال 1394
شناسه ملی مقاله: PFCONF01_157
منتشر شده در اولین همایش ملی علوم و فناوری های نوین ایران در سال 1394
مشخصات نویسندگان مقاله:
محمدرسول نیک بخش - استاد دانشگاه آزاد اسلامی واحد سیرجان (دانشگاه پردیس)
حامد یاوری - کارمند شرکت توزیع برق جنوب استان کرمان
خلاصه مقاله:
محمدرسول نیک بخش - استاد دانشگاه آزاد اسلامی واحد سیرجان (دانشگاه پردیس)
حامد یاوری - کارمند شرکت توزیع برق جنوب استان کرمان
در این مقاله یک تمام جمع کننده ی توان پایین برپایه ی مبدل CMOS و دربردارنده ی مبدل هایی دیگر، ارائه شده است. گیت های منطقی نظیرگیتهای NAND ،NOR و MAJORITY-NOT به همراه مجموعه ایی از مبدل ها، اجرا و پیاده سازی شده است. در طرح پیشنهادی، گیت های وقت گیر XOR حذف شده اند. همانگونه که تمام جمع کننده ها با ساختار درختی برای مدارهای محاسباتی با کیفیت بالا به کار می روند، در این مقاله یک ساختار شبیه سازی آبشاری به کار خواهد رفت تا تمام جمع کننده ها را در یک محیط کاربردی واقعی، بسنجد. مدارهای مطالعه شده از نظر بازدهانرژی، با استفاده از تکنیک پردازش 0/18µm, CMOS بهینه شده اند. لذا تمام جمع کننده ی پیشنهادی، منطق نوسان مناسب، خروجی های متعادل و قابلیت کارکرد خروجی قوی را نشان می دهد. همچنین مشاهده می شود که طرح پیشنهادی می تواند در بسیاری از موارد مخصوصاً زمانی که هدف، کمترین توان مصرفی ممکن باشد، به کار رود. شبیه سازی مدارها و بررسی قابلیت های آنها، به ترتیب با استفاده از Synopsys HSpice انجام شده است.
کلمات کلیدی: سلول تمام جمع کننده، مبدل CMOS استاتیک
صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/434655/