CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و آنالیز گیت منطقی توان پائین و سرعت بالای NAND با تکنیک جدید DyMCML

عنوان مقاله: طراحی و آنالیز گیت منطقی توان پائین و سرعت بالای NAND با تکنیک جدید DyMCML
شناسه ملی مقاله: ACCSI13_150
منتشر شده در سیزدهمین کنفرانس سالانه انجمن کامپیوتر ایران در سال 1386
مشخصات نویسندگان مقاله:

حسن عبدالهی - دانشجوی دکتری برق-الکترونیک دانشگاه آزاد اسلامی واحد علوم و تحقیقات ت
ستار میرزاکوچکی - استادیار برق-الکترونیک دانشگاه علم وصنعت ایران
افسانه حق نگهدار - دانشآموخته کارشناس ارشد برق -الکترونیک دانشگاه علم و صنعت ایران گروه

خلاصه مقاله:
در این مقاله ساختار جدیدی از گیتهای منطقی با نام(DyMCML) Dynamic Mos Current Mode logicمعرفی می شود که نام آن از(MCML) MOS Current Mode Logic مشتق شده است . خازن بکار برده شده در روش DyCML با مشکل سطح اشغالی برای پروسه های بالاتر ازum 0.6 روبرو میباشد . در طراحی جدید که به صورت دینامیکی میباشد توان مصرفی مدارات در فرکانس پایین نسبت بهMCML برای تکنولوژیهای بالاترکاهش یافته است. این تکنیک در تکنولوژیهایum 0.18 و um ،0.35um ،0.5um ،0.6um 0.13 طراحی شده است. توان مصرفی و سرعت این تکنیک با منطقهایcomplementary Dynamic current و MCML ،Domino ،CMOS ،(CPL) pass logic(DyCML) mode logicمقایسه شده است . نتایج شبیه سازی در محیطHspice نیز نشان دهنده بهبود سرعت و توان میباشد.

کلمات کلیدی:
Logic design،CMOS،NAND،DyMCML،MCML

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/41744/