شبیهسازی و پیادهسازی الگوریتم DCD بر روی FPGA

  • سال انتشار: 1394
  • محل انتشار: کنفرانس ملی فن آوری، انرژی و داده با رویکرد مهندسی برق و کامپیوتر
  • کد COI اختصاصی: TEDECE01_397
  • زبان مقاله: فارسی
  • تعداد مشاهده: 590
دانلود فایل این مقاله

نویسندگان

محمدرضا نجاتی

دانشجوی کارشناسی ارشدگروه مهندسی برق دانشگاه گیلان

سیاوش امین نژاد

استادیار گروه مهندسی برق دانشگاه گیلان

چکیده

در این مقاله شبیهسازی و پیادهسازی معماری سری الگوریتم DCD چرخشی بر روی برد CycloneV شرکت Alreta ارائه شده است. نتایج شبیهسازی سختافزار با نتایج به دست آمده از شبیهسازی در نرمافزار متلب مقایشه شده و نتایج حاصله از پیادهسازی با سایر الگوریتم های حل دستگاه معادلات خطی مانند QRD مقایسه شده است. منابع مورد استفاده از تراشه فوق برای معادلات با تعداد مجهولات 4 الی 44 ارائه گردیده است و مزایا و معایب معماری و پیادهسازی بیان شده است. در این مقاله نشان داده شده است که الگوریتم DCD یک روش بسیار بهینه برای حل دستگاه معادلات خطی بر روی FPGA بوده و با استفاده از کمترین منابع منطقی و ارائه سرعت مناسب و دقت قابل تنظیم برای استفاده در کاربردهای بلادرنگ بسیار مناسب می باشد

کلیدواژه ها

DCD ، FPGA ، الگوریتم تکرارشونده، دستگاه معادلات خطی

مقالات مرتبط جدید

اطلاعات بیشتر در مورد COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.