بررسی معماری پردازنده های نسل پنجم Exynos

  • سال انتشار: 1394
  • محل انتشار: کنفرانس بین المللی سیستمهای غیر خطی و بهینه سازی مهندسی برق و کامپیوتر
  • کد COI اختصاصی: NSOECE01_048
  • زبان مقاله: فارسی
  • تعداد مشاهده: 678
دانلود فایل این مقاله

نویسندگان

مهدی قاسمی

گروه مهندسی کامپیوتر، واحد اراک، دانشگاه آزاد اسلامی واحد اراک، ایران

علی کیان پور

گروه مهندسی کامپیوتر، واحد اراک، دانشگاه آزاد اسلامی واحد اراک، ایران

چکیده

یکی از چالش ها و مشکلات طراحان و تولید کنندگان پردازنده ها، میزان مصرف انرژی نسبت به کارایی است به طوری که این دو نسبت به هم رابطه ی خطی نداشته و همواره مصرف انرژی نسبت به کارایی برتر بوده است. شرکت ARM توانست با تکنیکی تحت عنوان big.LITTLE با حرکت بین هسته های کم مصرف و پر مصرف تا حدی زیادی بر این چالش غلبه کند به طوری که بسته به نیاز نرم افزار بین این دو هسته سوییچ و مصرف انرژی را مدیریت نماید. شرکت سامسونگ با بهره گرفتن از این طراحی و پیاده سازی صحیح انسجام دهنده ی حافظه ی کش اقدام به تولید پردازنده های خانواده Exynos 5 نمود که شاهد استفاده آن در تلفن های هوشمند این شرکت هستیم. هدف از ارائه این مقاله معرفی معماری ARM ، تکنیکbig.LITTLE و چگونگی پیاده سازی آن در خانواده Exynos 5 سامسونگ هستیم

کلیدواژه ها

پردازنده های مویابل ، اگزینوس ، big.LITTLE ، سامسونگ

مقالات مرتبط جدید

اطلاعات بیشتر در مورد COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.