ارائه الگوریتم رله گذاری دیستانس دیجیتالی زمین برای جبران سازی مقاومت خطا در خطوط انتقال با در نظر گرفتن ترانسفورماتور ولتاژ و جریان

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,761

فایل این مقاله در 12 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

NCECN01_089

تاریخ نمایه سازی: 7 بهمن 1393

چکیده مقاله:

در این مقاله یک الگوریتم رله گذاری دیستانس دیجیتالی زمین، برای جبران سازی مقاومت خطا در خط انتقال دو سو تغذیه با در نظر گرفتن اثرات ترانسفورماتور ولتاژ و جریان ارائه می شود. طرح رله گذاری دیستانس دیجیتالی زمین متداول، در برابر مسائلی از قبیل مقاومت بالای مسیر خطا در طی انواع مختلف خطاهای زمین و همچنین تغذیه راه دور (remote in-feed) پاسخ گوی مناسبی نمی باشد. در این رله ها امپدانس قسمت تحت خطای خط انتقال با امپدانسی اضافه (مقاومت خطا) اندازه گیری شده که افزایش نادرست ناحیه تحت حفاظت (over-reach) و یا کاهش آن (under-reach) را منجر می شود. به همین منظور جبران سازی مناسبی برای اندازه گیری مقدار صحیحی از توالی مثبت امپدانس قسمت تحت خطای خط انتقال مورد نیاز می باشد. با پیاده سازی الگوریتم ارائه شده، رله دیستانس دیجیتالی در برابر خطای زمین، برای حالت های مختلف (پیش فاز و پس فاز بودن ولتاژ در محل رله نسبت به ولتاژ ترمینال انتهای خط و همچنین برای رنج وسیع از مقادیر مقاومت خطا) تنها با استفاده از داده های ترمینال محلی (Local end) و با در نظر گرفتن ترانسفورماتور ولتاژ و جریان، خطاهای منتجه در اثر مشکلات فوق الذکر را با دقت بسیار مطلوب جبران می کند. شبیه سازی و نتایج بدست آمده که صحت و دقت الگوریتم پیشنهادی را نشان می دهد توسط نرم افزار های PSCAD/EMTDC و MATLAB انجام شده است.

کلیدواژه ها:

حفاظت خطای زمین ، رله دیستانس دیجیتالی زمین ، جبران سازی مقاومت خطا ، ترانسفورماتور ولتاژ و جریان ، خط انتقال دو سو تغذیه

نویسندگان

محمد رزاز

دانشجوی کارشناسی ارشد، گروه برق- دانشکده مهندسی- دانشگاه شهید چمران اهواز

سیدقدرت اله سیف السادات

دانشیار، گروه برق - دانشکده مهندسی - دانشگاه شهید چمران اهواز

مرتضی رزاز

دانشیار، گروه برق - دانشکده مهندسی - دانشگاه شهید چمران اهواز

محمود جورابیان

استاد، گروه برق - دانشکده مهندسی - دانشگاه شهید چمران اهواز

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • distance relay compensation based _ faultresistance calculation, ; IEEE Trans. ...
  • A. D. Filomena, R. H. Salim, M. Resener, and A. ...
  • -1/6671 20/0150 39/5314 54/0140 49/7844 ...
  • Popovic, L.M., "Algorithm for single phas e-to-ground fault digital distance ...
  • Kasztenny, B.; Finney, D., "Fundamentas of Distance Protection, " Protective ...
  • A. G. Phadke and . S. Thorp, Computer Relaying for ...
  • Z. Y. Xu, S. J. Jiang, Q. X. Yang, and ...
  • Q. K. Liu, S. F. Huang, H. Z. Liu, and ...
  • Makwana, V.H.; Bhalja, B.R., "A New Digital Distance Relaying Scheme ...
  • Y.-J. Ahn, S.-H. Kang, S.-J. Lee, and Y.-C. Kang, _ ...
  • نمایش کامل مراجع