تحقیقی بر توپولوژی های شبکه بر روی تراشه

  • سال انتشار: 1392
  • محل انتشار: همایش ملی پژوهش های کاربردی در علوم و مهندسی
  • کد COI اختصاصی: TIAU01_600
  • زبان مقاله: فارسی
  • تعداد مشاهده: 960
دانلود فایل این مقاله

نویسندگان

مارال کلاه کج

دانشجوی کارشناسی ارشد، مهندسی کامپیوتر/ نرم افزار، دانشگاه آزاد اسلامی واحد علوم و تحقیقات خوزستان، گروه کامپیوتر، اهواز، ایران

طیبه عیسی زاده

عضو هیات علمی گروه زمین شناسی دانشگاه آزاد اسلامی واحد کهنوج

چکیده

با حرکت صنعت ریزپردازنده از تک هسته ای به چند هسته ای، به منظور بهره گیری بیشتر برای دسترسی به منابع، نیاز به ارتباط موثر در میان پردازنده ها وجود دارد. افزایش تعداد پردازنده ها بر روی یکتراشه، باعث افزایش توان مصرفی، اندازه و تاخیر ارتباطی در سیستم های چندپردازنده ای می شود. برای استفاده از این پلت فرم، محققان به دنبال روش های ارتباطی مقیاس پذیر هستند. شبکه بر روی تراشه 3 یک ی از اینروش هاست، که بین تاخیر، توان، انرژی مصرفی و سطح سیلیکون مصالحه برقرار می کند. تا کنون توپولوژی های بسیاری برای شبکه بر روی تراشه پیشنهاد شده است. علاوه بر توپولوژی های کلاسیک، توپولوژی های سهبعدی نقش مهمی در کاهش این فاکتورها و در نهایت بهبود کارآیی شبکه های روی تراشه دارد. در این مقاله قصد داریم به بررسی معماری های موجود در این زمینه پرداخته و نقاط قوت و ضعف آنها را مطرح نماییم

کلیدواژه ها

شبکه بر روی تراشه، توپولوژی های سه بعدی، مقیاس پذیری، تاخیر، توان، سطح سیلیکون

اطلاعات بیشتر در مورد COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.