طراحی مدار ضرب کننده ی نادقیق مبتن ی بر اکثر یت برا ی ضرب تقریب ی با مصرف فوق العاده کم و دقت بهتر
- سال انتشار: 1404
- محل انتشار: دهمین کنفرانس بین المللی پژوهش های نوین در مهندسی برق، کامپیوتر، مکانیک و مکاترونیک در ایران و جهان اسلام
- کد COI اختصاصی: ICECM10_089
- زبان مقاله: فارسی
- تعداد مشاهده: 45
نویسندگان
دانشجوی کارشناسی ارشد مهندسی برق - گرایش مدارهای مجتمع الکترونیک
چکیده
در این مقاله، طراحی و ارزیابی سه مدل تقریبی از مدارهای ضربکننده دودویی با بهره گیری از تکنیک جدول کارنو ارائه می شود. هدف اصلی، کاهش توان مصرفی و بهینه سازی شاخصهای عملکردی از جمله تاخیر، مساحت و دقت در پیاده سازی سخت افزاری است. نتایج شبیه سازی در فناوری CNFET و CMOS نشان می دهند که مدل های پیشنهادی در مقایسه با مرجع (Sabetzadeh, ۲۰۱۹) موجود، کاهش قابل توجهی در توان مصرفی و محصول توان-تاخیر (PDP) دارند. این نتایج نشان دهنده توانمندی طراحی های تقریبی در کاربردهای نیازمند کم مصرف بودن، به ویژه در حوزه سیستم های دیجیتال نهفته و اینترنت اشیاء می باشند.کلیدواژه ها
طراحی تقریبی, ضربکننده دودویی, جدول کارنو, توان مصرفی, CNFETاطلاعات بیشتر در مورد COI
COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.
کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.