بررسی و تحلیل معماری های RISC و CISCوکاربرد آن در ریزپردازنده ها

  • سال انتشار: 1403
  • محل انتشار: بیست و پنجمین کنفرانس ملی مهندسی برق ،کامپیوتر و مکانیک
  • کد COI اختصاصی: ECME25_004
  • زبان مقاله: فارسی
  • تعداد مشاهده: 182
دانلود فایل این مقاله

نویسندگان

احمدرضا بنی شریف

کارشناسی ارشد، گروه برق- الکترونیک ، مرکز آموزش عالی علمی کاربردی تعاونی پیام شهرکرد و سازمان آموزش فنی و حرفه ای

محمدمهدی مهدی زاده

دانشجوی کارشناسی، مهندسی فناوری- الکترونیک صنعتی، مرکز آموزش عالی علمی کاربردی تعاونی پیام شهرکرد

چکیده

معماری های پردازنده RISC (کاهش مجموعه دستورالعمل) و CISC (مجموعه دستورالعمل پیچیده) دو رویکرد اساسی در طراحی پردازنده ها هستند که هرکدام مزایا و معایب خاص خود را دارند. معماری RISC بر سادگی و سرعت پردازش تاکید دارد، در حالی که معماری CISC به کاهش تعداد دستورالعمل ها در برنامه ها می پردازد و دستورالعمل های پیچیده تری را برای انجام چندین عملیات در یک مرحله ارائه می دهد. در این مقاله، تفاوت های اساسی بین این دو معماری از جنبه های مختلف نظیر عملکرد، پیچیدگی طراحی، مصرف انرژی، و کاربردهای مختلف بررسی می شود. همچنین، این مقاله تحلیل هایی در مورد مزایا و معایب هر معماری ارائه می دهد و نحوه تاثیر آن ها بر پردازنده ها و سیستم های مختلف رایانه ای را توضیح می دهد.

کلیدواژه ها

ریزپردازنده ها، RISC، CISC ، ARM

اطلاعات بیشتر در مورد COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.