CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

پیاده سازی تجزیه QRD بر روی FPGA در کاربرد پردازش وفقی زمانی_مکانیSTAP

عنوان مقاله: پیاده سازی تجزیه QRD بر روی FPGA در کاربرد پردازش وفقی زمانی_مکانیSTAP
شناسه ملی مقاله: ICEEE05_024
منتشر شده در پنجمین کنفرانس ملی مهندسی برق و الکترونیک ایران در سال 1392
مشخصات نویسندگان مقاله:

کتایون بشر خواه - دانشگاه گیلان
سیاوش امین نژاد - دانشگاه گیلان

خلاصه مقاله:
شرایط STAP پردازش را برای رادارهابه جایی رسانده است که پیاده سازی آن برروی CPU ها دیگرگزینه مناسبی نخواهد بود علاوه براین الگوریتم بسیار تکرارشونده آن نیاز به دقت دارد که دستیاب یبه آن با استفاده ازپیاده سازی های ممیزثابت معمولی برروی FPGA ها دشوار و ناکارامد خواهد بود بخشی ازالگوریتم که بیشترین بارمحاسباتی را دارد تجزیه QR است که درسیستم معادلات غیرمربعی با سایزبسیاربالا کاربرد دارد این مقاله به معرفی این روش پرداخته ونحوه پیاده سازی آن را برروی FPGA هاای ممیز شناور نشان میدهد برای QRD الگوریتم گرام - اشمیت اصلاح شده به کاررفته است که درصورت پیاده سازی برروی FPGA دقت را افزایش داده و تاخیر را حداقل می سازد درپیاده سازی ازقطعه Stratix شرکت Altera استفاده شده ومنابع مصرفی بازدهی Fmax و تاخیر برای آن گزارش شده است

کلمات کلیدی:
تجزیه qr، الگوریتم گرام - اشمیت ، STAP

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/219340/