نوسان ساز کولپیتز تفاضلی با نویز فاز کم و مصرف توان پایین

سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,432

متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

CECIT01_378

تاریخ نمایه سازی: 14 شهریور 1392

چکیده مقاله:

در این مقاله یک نوسان ساز کنترل شده با ولتاژ کولپیتز تفاضلی با نویزفاز کم و مصرف توان پایین در تکنولوژی 0.18μm CMOS طراحی و شبیه سازی شده است. توپولوژی مدار شامل یک نوسان ساز کولپیتز تفاضلی با تانکLC است که به یک جفتPMOSکوپلاژ متقاطعمتصل شده و تشکیل ساختار مکمل داده است. این مدار جریانmA-2.88-را از منبع تغذیه V-1.28- می کشد و مصرف توان آن mW-3.6- است. این نوسان ساز بین فرکانسهایGHz -5.01-5.12 نوسان می کند و نویز فاز آن برای فرکانسهای آفستKHz-100.MHz-1 به ترتیب106.5 - وdBc/Hz-127.6- و عدد شایستگی آن برای آفست MHz-÷برابر با 196.5 - می باشد

نویسندگان

فروغ جهان بخش اصلی

دانشگاه آزاد اسلامی واحد بوشهر

علیرضا صابرکاری

دانشگاه گیلان، دانشکده فنی، گروه مهندسی برق

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • P. Andreani, X.Wang, L.Vandi, and A. Frad, _ study of ...
  • A. Hajimiri and T. Lee, "A general theory of phase ...
  • D. B. Leeson, "A simple model of feedback oscillator noise ...
  • J. P. Hong and S. J. Lee, "Low phase noise ...
  • A. Mazzanti and P. Andreani, "Class-C harmonic CMOS _ with ...
  • _ _ _ Microw. Theory Tech., vol. 56, no. 5, ...
  • _ _ _ upconversion minimization, " IEEE Journal of Solid-State ...
  • _ _ _ 1221 ...
  • T.W. Brown, F. Farhabakhshian, A.G. Roy, T.S. Fiez, K. Mayaram, ...
  • J. P. Hong and S. J. Lee, "G، -boosted differential ...
  • _ _ Colpitts CMOS _ using the bottom PMOS Cross-coupled ...
  • Trans. Microw. Theory Tech., vol. 55, no. 3, pp. 476-473, ...
  • S.-L. Jang and W.-C. Liu, _ 0.35-um CMOS Cross-coupled complementary ...
  • _ _ no. 1, Jan. 2008. ...
  • S.-Y. Lee, "Analysis and implentation of a 0.9-V voltage- ...
  • C.-C. Lee and H.-R. Chuang and C.-L. Lu, :A 16-GHz ...
  • _ _ _ _ Compon. Lett., vol. 15, no. 5, ...
  • نمایش کامل مراجع