CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و شبیه سازی یک جمع کننده جدیدبا مصرف توان پایین و سرعت بالا برای مدارات آنالوگ - دیجیتال

عنوان مقاله: طراحی و شبیه سازی یک جمع کننده جدیدبا مصرف توان پایین و سرعت بالا برای مدارات آنالوگ - دیجیتال
شناسه ملی مقاله: ISCEE15_237
منتشر شده در پانزدهمین کنفرانس دانشجویی مهندسی برق ایران در سال 1391
مشخصات نویسندگان مقاله:

مریم پارسا - دانشجوی کارشناسی ارشد الکترونیک
حاتم محمدی کامروا - عضو هیئت علمی دانشگاه آزادفسا

خلاصه مقاله:
جمع کننده ها عنصر مرکزی برای مدارات ریاضی پچیده مانند جمع، ضرب، تقسیم و توان (نمایی )می باشند . با توجه به این مهم ایده و تحقیقات جدید برای ساخت تمام جمع کننده ها ضروری است. در این مقاله یک جمع کننده با توان پایین و سرعت بالا ارائه شده است که از طراحی مدار آنالوگ دیجیتال ترکیبی (هایبرید) به منظور افزایش انتشارcarryاستفاده شده است. این جمع کننده دارای تاخیر 80psو مصرف توان 1uw می باشد. شبیه سازی ها و نتایجنشان می دهند که طرح پیشنهادی منجر به یک جمع کننده با توان مصرفی پایین و سرعت بالا می باشد لذا انتظار می رود در مدارات آنالوگ و دیجیتال استفادهشود. مقدار ولتاژ منبع مدار0.65-1.2v می باشد و مدار بر اساس تکنولوژیnm,cmos350با استفاده از نرم افزارhspice شبه سازی شده است

کلمات کلیدی:
تمام جمع کننده، مصرف توان پایین، ولتاژ پایین، طراحی مدار انالوگ دیجیتال، مدار ترکیبی (هایبرید)

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/170972/