طراحی مدولاتور دلتا-سیگمای زمان-گسسته کاسکید شده ۱-۱بر پایه کوانتایزر ردیاب

سال انتشار: 1399
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 127

فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

AREEI01_056

تاریخ نمایه سازی: 8 اردیبهشت 1402

چکیده مقاله:

در این مقاله یک مدولاتور چند بیتی دلتا -سیگما مبتنی بر کوانتایزر ردیاب ارائه شده است. کوانتایزر ۴ بیتی پیشنهادی از یک مقایسه کننده، یک مبدل دیجیتال به آنالوگ (DAC) و مدار کنترل دیجیتالی برای پیشبینی خروجی انتگرال گیر در یک پالس ساعت استفاده میکند. چنین روشی نیاز به یک کوانتایزر فلاش در مدولاتورهای دلتا-سیگمای چند بیتی را برطرف می کند. با کاهش تعداد مقایسه گر مصرف توان مدولاتور کاهش می یابد ضمن آنکه نیازی به استفاده از پالس ساعت جداگانه همانگونه که در کوانتایزرهای تقریب متوالی بکار رفته، نخواهد بود. همچنین، به منظور مطالعه عملکرد ساختار پیشنهادی، یک مدولاتور دلتا -سیگما زمان-گسسته کاسکید شده ۱-۱ در سطح ترانزیستوری در فناوری CMOS ۱۸۰ نانومتری طراحی و شبیه سازی شده است. نتیجه شبیه سازی نشان میدهد که مدولاتور دلتا-سیگمای پیشنهادی دارای نسبت سیگنال به نویز و اعوجاج (SNDR) ۴/۶۶ دسیبل در پهنای باند ۵۰۰ کیلوهرتز است. نسبت فرانمونه برداری (OSR) و توان مصرفی مدولاتور دلتا-سیگمای پیشنهادی به ترتیب ۳۲ و ۱/۲ میلی وات است.

کلیدواژه ها:

مبدل آنالوگ به دیجیتال ، مبدل دیجیتال به آنالوگ ، مدولاتور دلتا-سیگما ، کوانتایزر چند بیتی ، کوانتایزر ردیاب

نویسندگان

محسن قائم مقامی

گروه مهندسی برق، دانشکده فنی، دانشگاه گیلان، رشت، ایران

شهباز ریحانی

گروه مهندسی برق، دانشکده فنی، دانشگاه گیلان، رشت، ایران