طراحی مدولاتور سیگما دلتای زمان گسسته با مقایسه گر دینامیکی کامل
محل انتشار: هفدهمین کنفرانس ملی دانشجویی مهندسی برق ایران
سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 136
فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ISCEE17_080
تاریخ نمایه سازی: 28 بهمن 1401
چکیده مقاله:
در این مقاله یک مدولاتور سیگما دلتای مرتبه اول با استفاده از تکنیک مدارهای سوئیچ خازنی (زمان گسسته ) طراحی و شبیه سازی گردیده است . همچنین این مدولاتور با مقایسه کننده دینامیکی کامل طراحی شده است . در این مدولاتور از یک فرکانس نمونه برداری Mhz۱۲ و با نرخ oversampling ۶۴ در تکنولوژی ۱۸۰نانومتر با ولتاژ منبع تغذیه ۸.۱ولت استفاده شده و در HSPICE طراحی و شبیه سازی گردیده است . نتایج شبیه سازی نشان داده است که محدوده دینامیکی مدولاتور با توجه به OSR برابر ۴۸dB و نسبت سیگنال به نویز ۲۰.۵۲ دسی بل و اتلاف توان نیز ۲.۲ میلی وات بوده است .
کلیدواژه ها:
مدولاتور سیگما دلتا ، مبدل آنالوگ به دیجیتال
نویسندگان
محمد آزادی
دانشجوی دانشگاه آزادقزوین
ستار میرزاکوچکی
عضوهیئت علمی دانشگاه علم و صنعت ایران