A 10-bit 250MS/s Pipelined ADC With a Merged S/H & 1st Stage Using an Optimal Opamp Sharing Technique
- سال انتشار: 1390
- محل انتشار: نوزدهمین کنفرانس مهندسی برق ایران
- کد COI اختصاصی: ICEE19_396
- زبان مقاله: انگلیسی
- تعداد مشاهده: 1775
نویسندگان
Integrated Circuits Design Laboratory Department of Electrical EngineeringAmirkabir University of TechnologyTehran, Iran
چکیده
This paper presents a very high-speed low-power 10- bit pipelined ADC in a 90nm CMOS technology. A modifiedopamp-sharing technique is proposed which enables merging the S/H and first stage with optimum power saving. The new technique saves power by changing the bias currents of the input and output stages of the amplifier. Stage scaling and low power dynamic comparators are also utilized to reduce power consumption more effectively. Using this approach, a 10-bit 250MSample/s pipelined ADC has been designed in a 90nm CMOS technology. According to HSPICE simulation results, the ADC achieves a 54.5dB SNDR with a nyquist-rate, 1Vp-p,diff input signal while consuming only 29mW with a 1V supply voltage.کلیدواژه ها
مقالات مرتبط جدید
اطلاعات بیشتر در مورد COI
COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.
کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.