A 1.6GHz 16×16-bit Low-Latency Pipelined Booth Multiplier

  • سال انتشار: 1390
  • محل انتشار: نوزدهمین کنفرانس مهندسی برق ایران
  • کد COI اختصاصی: ICEE19_148
  • زبان مقاله: انگلیسی
  • تعداد مشاهده: 2090
دانلود فایل این مقاله

نویسندگان

Habib Ghasemizadeh

Urmia Microelectronic Research Laboratory

Edris Azadi

Khayrollah Hadidi

Abdollah Khoei

چکیده

This paper presents a high-speed 16×16-bit CMOS pipelined booth multiplier. By using new partial product generation and booth encoder circuits and a novel adder, speed of pipelined multipliers is improved. By these new architectures, final adder performs 25 bit addition in only two cycles with high speed (1.6 GHz). Due to lower number of cycles (5 clock cycles), delay of the overall circuit is only 3.1ns and besides power consumption is decreased so that at a data rate of 1 GHz and under the supply voltage of 3.3V, power consumption is 176mW. This multiplier is implemented in TSMC 0.35μm CMOS technology

کلیدواژه ها

Carry-select adder (CSA), Carry-lookahead adder (CLA), Multiplier, Modified Booth, Pipeline

مقالات مرتبط جدید

اطلاعات بیشتر در مورد COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.