طراحی و شبیه سازی واحد نمونه بردار و نگهدار S/H یک مبدل آنالوگ به دیجیتال ۴ بیتی بهینه شده با کمک نقاله جریان نسل دوم

سال انتشار: 1400
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 274

فایل این مقاله در 15 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

EESCONF05_026

تاریخ نمایه سازی: 27 مرداد 1400

چکیده مقاله:

با پیشرفت مدارهای آنالوگ و مشاهده مزایا و ویژگی های مد جریانی نسبت به مد ولتاژی بسیاری از محققین و همچنین مراکز صنعتی به استفاده از این مدارها روی آورده اند. یکی از مدارهای پرکاربرد مد جریانی مدار نقاله جریان می باشد که در بسیاری از مداره ای آنالوگ مورد استفاده واقع می گردد و این نوع از مدارها بعد از آینه های جریان از پرکاربردترین مدارها در حوزه آنالوگ به شمار می روند. قابلیت پردازش همزمان ولتاژ و جریان (کار در حالت ولتاژ و در حالت جریان)، پهنای باند یا حاصل ضرب بهره در پهنای باند بیشتر و استقلال بهره از پهنای باند از ویژگی های قابل توجه این مدار می باشد. در این مقاله هدف طراحی "واحد نمونه بردار/ نگهدار" مبدل آنالوگ به دیجیتال چهار بیتی، با بکارگیری نسل دوم نقاله های جریان بمنظور افزایش دقت، افزایش پهنای باند و کاهش توان می باشد. به همین منظور نقاله های جریان بر مبنای روابط حاکم بر آن ها و همچنین واحد نمونه بردار و نگهدار مبدل آنالوگ به دیجیتال طراحی و شبیه سازی شدند. نتایج به دست آمده از عملکرد نقاله های جریان، نشان دهنده ی برآورده شدن شرایط مورد نظر در قسمت طراحی و تایید آن ها با استفاده از شبیه سازی به کمک نرم افزار HSPICE می باشد. در ادامه مدار نمونه بردار و نگهدار بدون نقاله جریان طراحی گردید و سپس همین مدار نیز با استفاده از نقاله ی جریان بررسی شد و مشاهده گردید که مدار حاصل قابلیت تغییر مد از مد جریان به ولتاژ را دارا می باشد. همچنین پهنای باند، توان مصرفی و دیگر پارامترهای مهم مدار مذکور محاسبه شد که موید مطلب بالا می باشد

کلیدواژه ها:

مبدل آنالوگ به دیجیتال ، نقاله ی جریان ، مدار نمونه بردار و نگهدار ، مد جریان ، مبدل پایپ لاین.

نویسندگان

محمد نفیسی

کارشناسی ارشد مهندسی برق الکترونیک، دانشگاه آزاد اسلامی، واحد علوم وتحقیقات مرکزی

علی میر

دانشیار الکترونیک، دانشگاه لرستان