Analysis and Design of High Performance Master-Slave Flip-flop for Deep sub-micron Technology

  • سال انتشار: 1400
  • محل انتشار: پنجمین کنفرانس بین المللی مهندسی برق، الکترونیک و شبکه های هوشمند
  • کد COI اختصاصی: EESCONF05_013
  • زبان مقاله: انگلیسی
  • تعداد مشاهده: 307
دانلود فایل این مقاله

نویسندگان

Ali asghar Hassanzadeh

Seyed Reza Talebiyan

Hossain Hassanzada

چکیده

Power consumption not only at the system level, but also at the circuit level is one of the most important concerns of electronic designers. Delay and the chip area is one of the parameters involved in optimizing the circuit. Flip-flops are one of the widely used devices in the field of digital electronics. Therefore, In this paper, a High Performance Master-Slave flip-flop is designed for deep sub-micron technology and complete study was performed in terms of power consumption, delay, PDP parameter and area. The simulations were performed by Hspice software at ۹۰ and ۴۵ nm CMOS. Compared to TGFF flip-flops, proposed flip-flops had an ۸۳% reduction in the average leakage power consumption parameter and ۹۲.۶% reduction in average dynamic power consumption at ۴۵ nm. In the power-delay product (PDPD-Q) parameter as well as the PDPclk-Q, the proposed flip-flop recorded a ۹۳% and ۹۴% decrease, respectively and Also, HPFF and proposed flip-flops had a ۵۰% and ۴۱% reduction in area, respectively compared to the TGFF flip-flop. The results in ۴۵nm technology show that the proposed flip-flop is better in many parameters than other master-slave flip-flops

کلیدواژه ها

Power , Delay , Flip-flop , Master-Slave , PDP, High Performance

مقالات مرتبط جدید

اطلاعات بیشتر در مورد COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.