CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی یک تقویت کننده ترارسانایی عملیاتی کاملا تفاضلی ولتاژ پایین بر اساس وارونگرهای گیت شناور تک ورودی

عنوان مقاله: طراحی یک تقویت کننده ترارسانایی عملیاتی کاملا تفاضلی ولتاژ پایین بر اساس وارونگرهای گیت شناور تک ورودی
شناسه ملی مقاله: ISCEE14_031
منتشر شده در چهاردهمین کنفرانس دانشجویی مهندسی برق کشور در سال 1390
مشخصات نویسندگان مقاله:

امیر باغی رهین - دانشگاه آزاد اسلامی واحد تبریز،باشگاه پژوهشگران جوان ، تبریز،ایران
اکبر طهماسبی - دانشگاه آزاد اسلامی واحد تبریز،باشگاه پژوهشگران جوان ، تبریز،ایران
وحید باغی رهین - دانشگاه تبریز،دانشکده فنی- مهندسی برق و کامپیوتر

خلاصه مقاله:
دراین مقاله یک تقویت کننده ترارسانایی عملیاتی کاملا تفاضلی OTA) مبتنی بروارونگرهای گیت شناور تک ورودیFGMOS Inverters) پیشنهاد شده است. یک ساختار دو طبقه ، به منظور دستیابی به بهره ولتاژ بالاتراستفاده شده است. اولین طبقه ساختار پیشنهادی یک مسیر پیشرو جهت حذف سیگنالهای مد مشترک دارد و دومین طبقه، فیدبک مد مشترک جهت تثبیت ولتاژ مد مشترک خروجی دارد.این تقویت کننده ترارسانایی عملیاتی با تکنولوژی μm CMOS TSMC 0.18 طراحی و شبیه سازی شده است. ولتاژ کاری این مدار 1V بوده و بهره آن dc آن dB44/7 می باشد فرکانس کاری بهره واحد حاصله برابر با 12MHz و حدفاز آن 57درجه است توان مصرفی آن 99/66μW بوده و برای کاربردهای ولتاژ پایین و توان پایین LV/LP مناسب است.

کلمات کلیدی:
تقویت کننده ترارسانایی عملیاتیOTA) ساختار دو طبقه ، وارونگرهای گیت شناور(FGMOS Invertersولتاژ پایین و توان پایین LV/LP

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/121477/