مدل سازی و کالیبره سازی مبنای خطی و غیرخطی بهره طبقات در مبدل های آنالوگ به دیجیتال خط لوله با استفاده از یک الگوریتم همبستگی اصلاح شده

سال انتشار: 1398
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 190

فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

JR_JME-17-56_009

تاریخ نمایه سازی: 21 اسفند 1399

چکیده مقاله:

عناصر مجتمع سازی شده در فرآیند ساخت مدار مجتمع کنونی، اغلب غیر خطی بوده و امکان دستیابی به تقارن کامل ساختاری را با مشکل مواجه می کنند. بدون استفاده از یک الگوریتم کالیبره سازی مناسب، این مساله باعث محدود شدن دقت تبدیل مبدل های آنالوگ به دیجیتال خط لوله می شود که عمدتا قابل قبول نمی باشد. در این شرایط، حداقل باید به میزان اختلاف تعداد بیت های قابل دستیابی و تعداد بیت های موردنیاز، از طبقات ابتدایی مبدل کالیبره سازی نمود. این مقاله، به مدل سازی خطای بهره طبقات در مبدل های آنالوگ به دیجیتال خط لوله می پردازد. سپس روش نوینی به منظور تخمین و کالیبره سازی مبنای غیرخطی خطا در طبقات ابتدایی ارائه می شود. قابلیت روش مورد نظر، در افزایش تعداد بیت موثر یک مبدل آنالوگ به دیجیتال 14 بیت و با فرکانس نمونه برداری MS/s 65، در فرآیند ساخت0.18µm CMOS به اثبات می رسد. پس از کالیبره سازی، تعداد بیت موثر در فرکانس نایکویست از 1/8 بیت به 4/13 بیت به افزایش می یابد.

کلیدواژه ها:

کالیبراسیون دیجیتال ، مبدل های آنالوگ به دیجیتال ، مبدل های خط لوله ، مدل سازی ، همبستگی

نویسندگان

حامد امین زاده

دانشکده مهندسی برق، دانشگاه پیام نور، ۴۶۹۷-۱۹۳۹۵، تهران، ایران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • [1] نازنین معلمیان، ابراهیم فرشیدی و مهدی رضوانی وردوم "تحلیل ...
  • [2] علی­اصغر اروجی، اکبر عنبرحیدری و زینب رمضانی"ترانزیستور اثر میدان ...
  • [3] علی اصغر اروجی، سارا حیدری "طراحی و شبیه سازی ...
  • [4] J. Li and U. K. Moon, “Background calibration techniques ...
  • [5] B. Murmann and B. E. Boser, “A 12-bit 75 ...
  • [6] C. Grace, P. J. Hurst, and S. Lewis, “A ...
  • [7] B.N. Fang, and W. Jieh-Tsorng, “A 10-bit 300-MS/s pipelined ...
  • [8] A. Panigada and I. Galton, “A 130 mW 100 ...
  • [9] B. Sahoo and B. Razavi, “A 12-Bit 200-MHz CMOS ...
  • [10] H. Aminzadeh, “MOSFET-only pipelined analogue-to-digital converters: Non-linearity compensation by ...
  • [11] E. Siragusa and I. Galton, “A digitally enhanced 1.8-V ...
  • [12] S. Singh, V. Rawat, and A. Agarwal, “Low-power 10-bit ...
  • [13] X. Wang, P. Hurst, and S. Lewis, “A 12-bit ...
  • [14] M. Gande, H. Venkatram, H. Y. Lee, J. Guerber, ...
  • نمایش کامل مراجع