طراحی اسیلاتور کنترل شده با ولتاژ بر اساس سلف فعال با نویز فازdBc/Hz 1 / 156-
سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 657
فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
EMAA03_006
تاریخ نمایه سازی: 9 فروردین 1395
چکیده مقاله:
اسیلاتورها مداراتی هستند که بدون نیاز به سیگنال ورودی ، سیگنال خروجی تولید می نمایند . اسیلاتورهایی که با ولتاژ کنترل میشوند ، اسیلاتورهای الکترونیکی هستند که جهت کنترل فرکیان نوسان توسل ولتاژ طراحی شده اند. اسیلاتورهای کنترل شده با ولتاژ اجزای ضروری هر مدار فرکان رادیویی می باشند که در فرستنده ها و گیرنده ها به عنوان امواج حامل با فرکان های متغیر مورد استفاده قرار میگیرند و همگام با پیشرفت سریم مدارا میکروالکترونیک موجب میشود که تحقیقا گسترده ای بر روی مدارا اسیلاتورصورت می پذیرد. در این مقاله با استفاده از تکنولوژی CMOS 0/18 μmابتدا یک سلف فعال طراحی میکنیم تا حجم کمی از تراشه اشتغال شود.
کلیدواژه ها:
نویسندگان
سعید تقی زاده
دانشیوی کارشناسی ارشد الکترونیک دانشگاه آزاد اسلامی واحد فسا
سید علی امام قریشی
عضو هیات علمی گروه برق دانشگاه آزاد اسلامی واحد فسا
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :